logo
Send your CVContact

/

logo

CLIENT ZONE

Główny Inżynier Architekta Systemów High-Speed SerDes

Wrocław

A gdyby tak rzucić wszystko i wyjechać do...Francji? 

Nasz klient poszukuje Głównego Inżyniera – Architekta Systemów High-Speed SerDes, który poprowadzi prace badawcze nad nową generacją szybkiej komunikacji elektrycznej przewodowej. Dołącz do zespołu High-Speed High-Frequency w Laboratorium Inżynierii Płytek PCB w Centrum Badawczym w Grenoble, współpracując blisko z zespołami technicznymi w centrali w Chinach przy opracowywaniu systemów SerDes 112 Gbit/s+.

📍 Lokalizacja: Centrum Badawcze w Grenoble (praca stacjonarna)
💰 Wynagrodzenie: 90 000 – 150 000 € rocznie
🕒 Forma zatrudnienia: Na stałe


🔹 Główne obowiązki:

Badania i innowacje w zakresie szybkiej komunikacji – prowadzenie badań nad elektryczną komunikacją przewodową wysokiej prędkości, opracowywanie nowych architektur systemów, projektów, modeli i symulacji
Rozwój SerDes nowej generacji – badanie architektur PHY SerDes (sygnalizacja, equalizacja, FEC) dla centrów danych i infrastruktury AI na skalę hyperscale
Opracowywanie algorytmów – optymalizacja złożonych przestrzeni parametrów z wykorzystaniem zaawansowanego modelowania algorytmicznego
Współpraca z przemysłem i nauką – współpraca z uczelniami, instytutami badawczymi i partnerami przemysłowymi, uczestnictwo w konferencjach IEEE, OIF oraz pracach organizacji standaryzacyjnych
Tworzenie mapy drogowej technologii – opracowywanie długoterminowych strategii łączności wysokiej prędkości i planowanie projektów
Mentoring i przywództwo – nadzór nad stażystami, doktorantami i inżynierami, zapewnianie wsparcia technicznego


🔹 Wymagania:

✅ Tytuł magistra lub doktora z inżynierii elektrycznej, telekomunikacji, technologii informacyjnej lub przetwarzania sygnałów
✅ Min. 10 lat doświadczenia w komunikacji przewodowej wysokiej prędkości
✅ Dogłębna wiedza z zakresu modulacji, equalizacji, synchronizacji i korekcji błędów (FEC)
✅ Udokumentowane doświadczenie w architekturze SerDes (serializer, deserializer) dla zastosowań 56 Gbps, 112 Gbps (NRZ i PAM)
✅ Ekspert w zakresie integralności sygnału – solidne doświadczenie w analizie łączy szybkich


🔹 Umiejętności dodatkowe:

➕ Znajomość standardów: IEEE 802.3, OIF-CEI, InfiniBand, CEI-224G
➕ Zaawansowana sygnalizacja: znajomość modulacji wyższego rzędu (PAM), sygnalizacji single-ended i dwukierunkowej
➕ Protokoły SerDes: doświadczenie z DDR, PCIe i innymi interfejsami szybkimi
➕ Projektowanie sprzętu: zaawansowana wiedza z zakresu SerDes, układów ASIC, DSP, płytek PCB, złączy, obudów
➕ Aktywność naukowa i branżowa: uczestnictwo w konferencjach technicznych i projektach badawczych
➕ Innowacyjne podejście: pasja do technologii, rozwiązywania problemów i architektury systemów high-speed


🔹 Narzędzia techniczne i środowisko pracy:

🔧 Modelowanie i symulacja SerDes: Python (preferowany), MATLAB, Verilog-A, ADS
🔧 Narzędzia do analizy integralności sygnału: ADS, modele własne (MATLAB, Python)


🎁 Dlaczego warto do nich dołączyć?

🚀 Pracuj nad systemami SerDes 112 Gbit/s+ – najnowocześniejsza technologia i badania o wysokim wpływie
🌍 Globalna współpraca – współdziałaj z najlepszymi inżynierami i naukowcami na świecie
🎓 Zaangażowanie w przemysł i badania – współpraca z czołowymi instytucjami i udział w konferencjach międzynarodowych
📈 Kształtuj przyszłość – twórz mapy drogowe dla komunikacji wysokiej prędkości nowej generacji

Gotowy, by przesuwać granice integralności sygnału high-speed? Aplikuj już teraz! 🚀💡

#SerDes #ProjektowanieHighSpeed #IntegralnośćSygnału #InżynieriaSprzętu #BranżaICT #RekrutacjaTrwa

Apply!

logo
ContactSend CV